Содержание
ВВЕДЕНИЕ 3
1 Разработка комбинационной схемы вычислителя функции 4
1.1 Таблица истинности заданной функции 4
1.2 Минимизация логических выражений 5
1.3. Синтез комбинационной схемы вычислителя функции 8
Разработка схемы синхронного последовательного автомата (счетчика) 11
Заключение 14
Список литературы 15
В ходе выполнение курсового проекта разработали логическую схему вычислителя функции y = (х+1,2)/3,3.
Согласно входного сигнала – четырехразрядного параллельного прямого двоичного кода числа 0 ≤ х <1 составили таблицу истинности заданной функции.
Используя карты Карно провели минимизацию функций, согласно заданной таблицы истинности.
Провели синтез комбинационной схемы вычислителя функции.
В второй части работы разработали логическую схему синхронного последовательного автомата (счетчика) на базе D-триггеров, реализующий граф переходов .
Список использованной литературы:
Капуро, П.А. Цифровые функциональные устройства в телекоммуникациях / П.А. Капуро. – Минск БГУИР, 2015. – 141с. Угрюмов, Е. П. Цифровая схемотехника : учеб. пособие / Е. П. Угрюмов. – 2-е изд., перераб. и доп. – СПБ. : БХВ-Петербург, 2007. – 800 с. Браммер, Ю. А. Цифровые устройства : учеб. пособие / Ю. А. Брамер. – М. : Высш. шк., 2004. – 229 с. Точи, Р. Дж. Цифровые системы : теория и практика / Р. Дж. Точи, Н. С. Уидмер ; пер. с англ. – 8-е изд. – М. : Издат. дом «Вильямс», 2004. – 1024 с. Бойт, К. Цифровая электроника К. Бойт. – М.: Техносфера, 2007. – 472 с. Амосов, В. В. Схемотехника и средства проектирования цифровых устройств: учеб. пособие / В. В. Амосов.– СПб : БХВ-Петербург, 2007. – 560 с. Бабич, Н. П. Основы цифровой схемотехники / Н. П. Бабич, И. А. Жуков. – М. ; Киев : Додэка-XXI ; МК-Пресс, 2007. – 480 с.

